试题详情
- 简答题已知有16K×1的DRAM芯片,其引脚功能如下:地址输入A6~A0,行地址选择RAS,列地址选择CAS,数据输入端DIN,数据输出端DOUT,控制端WE。请用给定芯片构成256KB的存储器,采用奇偶校验。试问:若芯片内部采用128×128矩阵排列,求异步刷新时该存储器的刷新间隔。
关注下方微信公众号,在线模考后查看

热门试题
- 某外设通过RS-232串行口与主机相连,
- 构成32MB的存储器,需要1M×1位的芯
- 浮点数标准IEEE754的规格化数表示方
- PC机中PCI总线的数据通道宽度是()位
- 在一个计算机系统中,下列说法正确的是()
- 关于消除不必要的存储器引用,下列说法不正
- 关键路径提供的是程序需要周期数的()。
- 按照制造工艺的不同,可将ROM分为三类:
- 主控部件与被控部件采用同一定时系统称为(
- ALU只可以进行加减乘除等算术运算,不可
- MROM是指()
- 一个汉字的内码占两个字节。
- MOS型半导体随机存储器可分为()和()
- 当系统从主存将一串字节复制到网络适配器时
- 为什么在保存现场和恢复现场的过程中,CP
- 十进制数在计算机中可用多种二进制编码表示
- RISC访内指令中,操作数的物理位置一般
- 考虑下面的函数,假设调用copy_arr
- 数据表示
- 某处理器包含一片内Cache,容量为8K