试题详情
- 简答题
假定某计算机字长16位,CPU内部结构如图所示,CPU和存储器之间采用同步方式通信,按字编址。采用定长指令字格式,指令由两个字组成,第一个字指明操作码和寻址方式,第二个字包含立即数Imm16。若一次存储访问所花时间为2个CPU时钟周期,每次存储访问存取一个字,取指令阶段第二次访存将Imm16取到MDR中,请写出下列指令在指令执行阶段的控制信号序列,并说明需要几个时钟周期。
将地址为Imm16的存储单元的内容加到寄存器R1中,此时,Imm16为直接地址。即:R[R1]←R[R1]+ M[Imm16]
关注下方微信公众号,在线模考后查看

热门试题
- 若机器M1和M2具有相同的指令集,其时钟
- 64个节点的单级立方体循环互连网络,最多
- 可以将当前大多数通用寄存器型指令集结构进
- 解决虚拟Cache的清空问题的方法是什么
- 模拟与仿真的主要区别和适合场合是什么?
- 中断系统软硬件功能分配实质是中断()硬件
- 假定某计算机工程师想设计一个新CPU,一
- 指令集结构设计所涉及的内容有哪些?
- 减少流水线分支延迟的静态方法有哪些?
- 磁盘存储器适合于连接到()
- ()用于保存当前正在执行的一条指令。
- 在向量处理机中,所谓Vi冲突,指的是并行
- Cache的替换算法有3种()、()和最
- 强制性失效
- 集成电路芯片的成本主要取决于芯片生产数目
- 通信延迟=发送开销+()+()+接收开销
- 基本DLX流水线中,假设分支指令需要4个
- 程序往往重复使用它刚刚使用过的数据和指令
- 闪速存储器称为()。
- Amdahl定律表明系统的加速比依赖于(