试题详情
- 简答题
假定一个计算机系统中有一个TLB和一个L1 data cache。该系统按字节编址,虚拟地址16位,物理地址12位;页大小为128B,TLB为四路组相联,共有16个页表项;L1 data cache采用直接映射方式,块大小为4B,共16行。在系统运行到某一时刻时,TLB、页表和L1 data cache中的部分内容(用十六进制表示)如下:
主存(物理)地址如何划分成标记字段、行索引字段和块内地址字段?
关注下方微信公众号,在线模考后查看

热门试题
- 通常可按哪五个因素对计算机指令集结构进行
- 多处理机实现的是()间的并行。
- 通用寄存器指令集结构有哪些优点?
- 若机器M1和M2具有相同的指令集,其时钟
- 假定最复杂的一条指令所用的组合逻辑分成6
- 目录协议中,Cache块有哪三种状态?
- 多操作数指令可以是单字长指令
- 在指令集结构的功能设计中,所有的指令集一
- 假定一个程序重复完成将磁盘上一个4KB的
- “线延迟墙”指的是什么?技术的发展趋势;
- 实际上,软件和硬件在()上是等效的。由软
- 存储器的技术指标是()、()、()和存储
- 假定某计算机字长16位,CPU内部结构如
- 区别模拟和仿真
- 实现Cache一致性协议的关键是什么?
- 通用寄存器型计算机系统的功能特性有哪些?
- 对多个处理器维护一致性的协议称为Cach
- 简述多处理机系统可采用的两种通信模式。
- 解释写后写相关及其在DLX中发生的情况。
- MIMD机器分为哪两类?