试题详情
- 简答题已知有16K×1的DRAM芯片,其引脚功能如下:地址输入A6~A0,行地址选择RAS,列地址选择CAS,数据输入端DIN,数据输出端DOUT,控制端WE。请用给定芯片构成256KB的存储器,采用奇偶校验。试问:若芯片内部采用128×128矩阵排列,求异步刷新时该存储器的刷新间隔。
关注下方微信公众号,在线模考后查看

热门试题
- 机器指令的操作码指明机器()。
- 调用子程序后要返回,转移指令执行后不要返
- 为什么在汉明码纠错过程中,新的检测位P4
- 浮点数标准IEEE754的规格化数表示方
- 冯·诺依曼型计算机的主要设计思想是什么?
- 已知4*4=10,那么,在这种数制中,6
- 假设某机器有120条指令,平均每条指令由
- 简述DMA数据传送过程。
- 如何理解计算机的层次结构?
- 先行进位Cn+1的
- 输入输出接口的主要功能是什么?
- 标量流水计算机是指()
- 在计算机中进行加减运算时常采用()。
- 互斥的微操作,是指不能()或不能在()并
- 给定高速缓存参数:每个存储器地址有m=3
- CPU中有哪几个最主要的寄存器?它们的主
- 同步通信之所以比异步通信具有较高的传输频
- 试分析CPU流水线执行过程中可能遇到的资
- 双向传输的总线,又可分为()
- 原码乘法是()。