试题详情
- 简答题对于多周期MIPS处理器,假定将访问数据的过程分成两个时钟周期可使时钟频率从4.8GHz提高到5.6GHz,但会使得lw和sw指令增加时钟周期数。已知基准程序CPUint 2000中各类指令的频率为:Load:25%,Store:10%,Branch:11%,Jump:2%,ALU:52%。以基准程序CPUint 2000为标准计算时钟频率提高后处理器的性能提高了多少?若将取指令过程再分成两个时钟周期,则可进一步使时钟频率提高到6.4GHz,此时,时钟频率的提高是否也能带来处理器性能的提高?为什么?
关注下方微信公众号,在线模考后查看

热门试题
- Cache中,有哪两种实现并行查找的方法
- 故障、错误和失效三者之间的关系是什么?
- 假定机器M的时钟频率为1.2GHz,某程
- 与流水线最大吞吐率高低有关的是()。
- 在寻址技术中,通过统计得出,()寻址方式
- 指令集格式的设计就是要确定操作码字段和(
- 当硬件资源满足不了同时重叠执行的指令的要
- 8位二进制补码所能表示的十进制整数范围是
- 简述程序解释技术的特点。
- 多级存储层次是利用程序局部性原理来设计的
- 指令间的“一次重叠”是指()。
- 系统是否设浮点运算指令,对计算机系统结构
- 现代CPU中已经没有堆栈型和累加器型的指
- 一个周期能完成多条指令的三种超级计算机的
- 计算机系统中提高并行性的技术途径有()、
- 若被传送的数据为11011011,假设采
- 假定主存和磁盘存储器之间连接的同步总线具
- 目前,计算机性能增长达到每年50%以上,
- 影响虚拟存储器命中率的因素有哪些?它们是
- 简述衡量流水线处理机的性能的技术指标及各