试题详情
- 简答题
如图,假定总线传输延迟和ALU运算时间分别是20ps和200ps,寄存器建立时间为10ps,寄存器保持时间为5ps,寄存器的锁存延迟(Clk-to-Q time)为4ps,控制信号的生成延迟(Clk-to-signal time)为7ps,三态门接通时间为3ps,则从当前时钟到达开始算起,完成以下操作的最短时间是多少?各需要几个时钟周期?
将程序计数器PC加1
关注下方微信公众号,在线模考后查看

热门试题
- 多机系统的耦合度可以分为最低耦合、()耦
- 根据()公式,可从以下3个方面改进Cac
- ()以吞吐率为标准评价计算机性能。
- 假定某计算机字长16位,标志寄存器Fla
- 什么是软件兼容?软件兼容有几种?其中哪一
- 在“Cache—主存”层次中,主存的更新
- 计算机体系结构设计这不必关心指令集具体实
- 假设流水线各段的时间相等,均为△t,则最
- 简述计算机软件系统在计算机系统的作用。
- 程序员编写程序时使用的地址是()。
- DLX指令可以分为4种类型,即()、AL
- 指令集结构
- 增加流水线的级数总可以增加流水线的性能。
- 堆栈型机器比通用寄存器型机器优越的是()
- 某计算机指令系统采用定长指令字格式,指令
- 并行处理结构包含哪几种主要的体系结构,分
- 在DLX流水线中,可以在ID段检测所有数
- Cache存储器是为解决主存()满足不了
- 简述计算机系统结构用软件实现和用硬件实现
- 常用的专门的性能指标测试程序有哪些?