试题详情
- 简答题假定某计算机所有指令都可用两个总线周期完成,一个总线周期用来取指令,另一个总线周期用来存取数据。总线周期为250ns,因而,每条指令的执行时间为500ns。若该计算机中配置的磁盘上每个磁道有16个512字节的扇区,磁盘旋转一圈的时间是8.192ms,则采用周期挪用法进行DMA传送时,总线宽度为8位和16位的情况下该计算机指令执行速度分别降低了百分之几?
关注下方微信公众号,在线模考后查看

热门试题
- 评价第二级Cache时,应使用局部失效率
- 简要比较CISC机器和RISC机器各自的
- 中央处理器(CPU)是包含()。
- 开发并行性是为了并行处理,并行性又包括有
- 前有一种日渐普及的测试程序产生方法,就是
- 根据指令系统功能结构的不同,计算机体系结
- 从计算机语言的角度,把计算机系统按功能划
- 开发并行性的主要途径有()、()和()。
- 以下说法中,不正确的是()。软硬件功能是
- 如果一条分支指令将PC值改变为分支转移的
- 考虑以下C语言程序代码: 假设在一个3
- 通常可能出现的流水线的相关性有()。
- 容量为128KB的8路组相联Cache命
- 一个周期能完成多条指令的三种超级计算机的
- 从当前的计算机技术观点来看,CISC结构
- 按照流水线中是否有反馈回路来分,流水线可
- 数据通路宽度指的是二次分配总线期间所传送
- 同构型多处理机系统
- 程序定位
- 在向量处理机中,垂直处理方式的处理机流水