试题详情
- 简答题某机字长16位,CPU地址总线18位,数据总线16位,存储器按字编址,CPU的控制信号线有:MREQ#(存储器访问请求,低电平有效),R/W#(读写控制,低电平为写信号,高电平为读信号)。试问:【**,★,包捷5.2,编号3.3,3.5.2】 该机主存采用64K×1位的DRAM芯片(内部为4个128×128阵列)构成最大主存空间,则共需()个芯片;若采用异步刷新方式,单元刷新间隔为2ms,则刷新信号的周期为()。
关注下方微信公众号,在线模考后查看

热门试题
- 目前的CPU包括()和cache。
- 总线的物理特性是指总线的物理连接方式 ,
- 按所显示的信息内容分类,显示设备可分为(
- 计算机系统的吞吐量是指()。
- 对于系统的存储器层次结构,CPU读取数据
- 现有1024×1的存储芯片,若用它组成容
- 计算机中的除法常采用()法。
- 某RAM芯片,其存储容量为1024×16
- 能够直接产生总线请求的总线部件是()。
- 在存储器中按照从最低有效字节到最高有效字
- 某计算机的控制器采用微程序控制方式,微指
- 对组合逻辑的控制器,指令不同的执行步骤是
- 静态RAM的特点是()。
- 微型计算机的分类通常是以微处理器的()来
- 能发现两位错误并能纠正一位错误的编码为(
- 指令执行所需的操作数不会来自()。
- 微程序入口地址是()根据指令的操作码产生
- CPU访问下列哪种存储介质的速度最快?(
- 在集中式总线仲裁中,()响应时间最快。
- 有关高速缓冲存储器(Cache)的说法,