试题详情
- 单项选择题状态机的编码风格包括一段式、两段式和三段式,下列描述正确的是()
A、一段式寄存器输出,易产生毛刺,不利于时序约束;
B、二段式组合逻辑输出,不产生毛刺,有利于时序约束;
C、三段式寄存器输出,不产生毛刺,有利于时序约束;
D、所有描述风格都是寄存器输出,易产生毛刺,有利于时序约束。
关注下方微信公众号,在线模考后查看

热门试题
- 随着EDA技术的不断完善与成熟,自顶向下
- Reg型和wire型信号有什么本质的区别
- 系统函数和任务函数的首字符标志为(),预
- 在verilog中,下列语句哪个不是分支
- Verilog语言规定了逻辑电路中信号的
- 根据下面的程序,画出产生的信号波形。
- 在verilog语言中整型数据与()位寄
- specparam语句和paramete
- 下列语句中,不属于并行语句的是:()
- 一个大型的组合电路总延时为100ns,采
- 关于函数的描述下列说法不正确的是()
- 简述基于数字系统设计流程包括哪些步骤?
- 完整的条件语句将产生()电路,不完整的条
- 状态机常用状态编码有()。
- 编程实现带同步清0、同步置1的D触发器。
- 子系统设计优化,主要考虑提高资源利用率
- 根据下面的程序,画出产生的信号波形。
- 下列数组描述中不正确的代码是()。
- 完整的条件语句将产生()电路,不完整的条
- 下列描述中采用时钟正沿触发且reset异