试题详情
- 单项选择题元件实例语句“notif1#(1:3:4,2:3:4,1:2:4)U1(out,in,ctrl);”中截至延迟的典型值为()
A、1
B、2
C、3
D、4
关注下方微信公众号,在线模考后查看

热门试题
- 基于EDA软件的FPGA/CPLD设计
- 程序注解,并说明整个程序完成的功能。
- specparam语句和paramete
- 大型数字逻辑电路设计采用的IP核有软IP
- 大规模可编程器件主要有FPGA、CPLD
- 你所知道的可编程逻辑器件有(至少两种):
- 设计一个带有异步复位控制端和时钟使能控制
- 随着EDA技术的不断完善与成熟,()的设
- 试设计一个 3/8 译码器,规定模块定义
- 试用verilog语言描述:图示为一个4
- 用EDA技术进行电子系统设计的目标是最终
- 编程实现带异步清0、异步置1的D触发器。
- 用assign描述的语句我们一般称之为(
- 阻塞性赋值符号为(),非阻塞性赋值符号为
- IEEE
- IEEE 标准的硬件描述语言是 ()和
- 编写一个带异步清零、异步置位的D触发器。
- 编程实现求补码的程序,输入是带符号的8位
- 设计一个带有异步复位控制端和时钟使能控制
- 关于函数的描述下列说法不正确的是()